# Langages de Programmation, Interprétation, Compilation

#### Christine Paulin

Christine.Paulin@universite-paris-saclay.fr

Département Informatique, Faculté des Sciences d'Orsay, Université Paris-Saclay

LDD3 Informatique, Mathématiques - Magistère Informatique

2025-26

# Traduction en assembleur d'un langage impératif

- Traduction en assembleur d'un langage impératif
  - Architecture cible
  - Langage assembleur MIPS
  - Traduction complète pour IMP

#### Introduction

- La compilation est un processus en plusieurs étapes.
- Etape d'analyse :
  - extraire la structure et le sens du programme source reçu en entrée.
  - identifier des programmes "mal formés"
- Etape de synthèse :
  - transforme l'arbre de syntaxe abstraite d'un programme source en un programme cible "équivalent"
  - le programme cible est écrit dans un fichier
- Le langage cible peut être par exemple :
  - un autre langage de haut niveau (C, javascript ...), on utilise alors la plateforme d'exécution du langage cible;
  - du <u>bytecode</u>: code bas niveau pour une machine virtuelle (java, caml ou python) qui peut être ensuite interprété;
  - un langage <u>assembleur</u>, exécuté sur une architecture matérielle donnée (Intel x86, ARM, MIPS, RISC-V...) après assemblage et édition de liens.

Nous allons étudier comment transformer un programme IMP en code pour l'architecture MIPS.

#### Partie 1: Introduction

- Traduction en assembleur d'un langage impératif
  - Architecture cible
  - Langage assembleur MIPS
  - Traduction complète pour IMP

#### **Architecture MIPS**

- Architecture simple mais réelle appelée MIPS (Microprocessor without Interlocked Pipeline Stages)
- Processeur RISC (Reduced Instruction Set Computer), 32 bits qui est un précurseur de l'architecture moderne RISC-V.
- Utilisé dans les systèmes embarqués, imprimantes, routeurs...

Les deux principaux composants de l'architecture sont :

- un <u>processeur</u>, avec un petit nombre de registres et des unités de calcul qui opèrent sur les registres
- une grande quantité de <u>mémoire</u>, où sont stockées à la fois des données et le programme à exécuter lui-même.

#### Architecture MIPS: mémoire

- l'octet, une unité universelle comportant 8 bits, représentée en code hexadécimal par deux caractères 0 – 9, a – f chacun désignant un chiffre de 0 à 15.
- le mot mémoire : espace alloué à une donnée « ordinaire », sur une architecture 32-bits un mot mémoire est formé de 4 octets soit 32 bits ou encore 8 caractères hexadécimaux.

# Codage des entiers

Un entier machine est représenté sur 32 bits

- Entier non signé : entre 0 et 2<sup>32</sup> 1
- Entier signé :  $-2^{31}$  et  $2^{31} 1$  un nombre négatif p est représenté en "complément à deux" par la valeur  $2^{32} + p$ , le bit de poids fort (bit de signe) d'un tel nombre est toujours 1 Revien à calculer module  $2^{32}$

### Mémoire

- 32 registres "généraux" accessibles directement par l'unité de calcul, chacun stocke un mot mémoire
- Une mémoire principale de 232 octets (4Go)
  - chaque octet est associé à une adresse (entier entre 0 et 2<sup>32</sup> 1
  - les adresses des données "ordinaires" sont (en générale) des multiples de 4
  - l'accès à la mémoire est relativement coûteux

## Boucle d'exécution

- Le programme à exécuter est une séquence d'instructions stockée de manière contiguë dans la mémoire
- Chaque instruction est codée sur 4 octets
- Un registre spécial pc (<u>program counter</u>, ou <u>pointeur de code</u>) contient l'adresse de l'instruction courante

L'exécution d'un programme procède en répétant le cycle suivant :

- lecture d'un mot mémoire à l'adresse pc (fetch),
- interprétation des octets lus comme une instruction (decode),
- o exécution de l'instruction reconnue (execute),
- accès mémoire pour transfert entre registre(s) et mémoire (memory)
- mise à jour des registres (dont pc pour passer à l'instruction suivante)

C'est le pipeline de traitement des instructions

#### Instructions

#### Trois catégories principales d'instructions :

- instructions arithmétiques
- accès à la mémoire : transfert des valeurs de la mémoire vers les registres ou inversement,
- instructions de contrôle : modifier le pointeur de code pc.

#### Format des instructions sur 32 bits :

- les 6 premiers désignent l'opération à effectuer (opcode)
- les suivants donnent les paramètres ou des précisions éventuelles sur l'opération (afin de distringuer plus de 2<sup>6</sup> = 64 opérations).

# Instructions: exemples

• instruction 9 (addiu) :  $r_t \leftarrow r_s + n$  avec n entier non signé de 16 bits.  $r_{17} \leftarrow r_5 + 42$ 

| ор     | rs    | $r_t$ | n                |
|--------|-------|-------|------------------|
| 001001 | 00101 | 10001 | 0000000000101010 |

 instruction 15 (lui): place un nombre de 16 bits dans les deux octets supérieurs d'un registre.

Pour mettre 42 dans les deux octets supérieurs du registre numéro 17 :

| ор     |       | $r_t$ | n                |
|--------|-------|-------|------------------|
| 001111 | 00000 | 10001 | 0000000000101010 |

# Opérations binaires

- Un opcode spécifique (SPECIAL): 000000
- Les 6 derniers bits (appelés la <u>fonction</u>) précisent l'opération : addition, multiplication, décalage...
- Ces instructions prennent trois paramètres : deux registres  $r_s$  et  $r_t$  pour les opérandes, et un registre de destination  $r_d$ .
- Exemple  $r_3 \leftarrow r_1 + r_2$ : (code de fonction de l'addition : 32)

| op     | $r_s$ | $r_t$ | $r_d$ |       | f      |
|--------|-------|-------|-------|-------|--------|
| 000000 | 00001 | 00010 | 00011 | 00000 | 100000 |

- Certaines opérations ignorent le paramètre r<sub>s</sub> et utilisent une donnée constante sur les 5 bits libres.
- Exemple : décalage vers la gauche (code de fonction 0) : r<sub>d</sub> ← r<sub>t</sub> << n avec n un entier sur 5 bits (<32)</li>
   Le code pour r<sub>6</sub> ← r<sub>4</sub> << 5 est</li>

| ор     |       | $r_t$ | $r_d$ | k     | f      |  |
|--------|-------|-------|-------|-------|--------|--|
| 000000 | 00000 | 00100 | 00110 | 00101 | 000000 |  |

## Accès à la mémoire

- Paramètres : deux registres  $r_s$  et  $r_t$  et un entier signé n sur 16 bits
- Lecture d'un mot mémoire (code 35) :  $r_s$  contient une adresse a, n est un entier signé sur 16 bits qui représente un décalage, on transfère le contenu de la mémoire à l'adresse a + n dans le registre  $r_t$
- Exemple : placer dans le registre 3 la donnée trouvée à l'adresse stockée dans le regitre 5 + 8 octets :

| ор     | r <sub>s</sub> | $r_t$ | n               |
|--------|----------------|-------|-----------------|
| 100011 | 00101          | 00011 | 000000000001000 |

 Ecriture d'un mot mémoire : r<sub>s</sub> contient une adresse a, n est un entier signé sur 16 bits qui représente un décalage, on transfère le contenu de la mémoire à l'adresse a + n dans le registre r<sub>t</sub>

Ce schéma général de découpage vaut encore pour les instructions d'accès à la mémoire. L'instruction de lecture d'un mot mémoire par exemple prend en paramètres . Le registre  $r_s$  est supposé contenir une adresse, et l'entier n est appelé <u>décalage</u>. L'instruction de lecture calcule une adresse a en additionnant l'adresse de base  $r_s$  et le décalage n, et transfère vers le registre  $r_t$  le mot mémoire lu à l'adresse a. Le code de cette opération est 35. Ainsi, pour placer dans le registre numéro n0 la donnée trouvée à l'adresse obtenue

# Opérations de contrôle

- saut conditionnel (opcode 7) :
  - paramètres un registre  $r_s$  et un entier n signé sur 16 bits,
  - avance de n instructions dans le code du programme seulement si la valeur de r<sub>s</sub> est strictement positive
  - Exemple : reculer de 5 instructions lorsque la valeur du registre 3 est strictement positive

| ор     | rs    | $r_t$ | n                 |
|--------|-------|-------|-------------------|
| 000111 | 00011 | 00000 | 11111111111111011 |

- saut absolu (opcode 2)
  - paramètre : un entier sur 26 bits interprété comme l'adresse a d'une instruction
  - positionne le pointeur pc à l'adresse a
  - Exemple : aller à l'instruction d'adresse 0x00efface

| ор     | а                          |
|--------|----------------------------|
| 000010 | 00111011111111101011001110 |

#### Partie 1: Introduction

- Traduction en assembleur d'un langage impératif
  - Architecture cible
  - Langage assembleur MIPS
  - Traduction complète pour IMP

## Langage assembleur

- Langage binaire
  - un modèle de mémoire/calcul bas niveau particulier
  - un encodage des instructions spécifiques
- Langage d'assemblage ou assembleur
  - forme textuelle des instructions, plus facile à mémoriser
  - traduction ensuite automatique vers le langage binaire
  - moins dépendant de l'architecture cible

## Langage assembleur

#### En langage assembleur on a en particulier :

- des écritures textuelles pour les instructions,
- la possibilité d'utiliser des étiquettes symboliques plutôt que des adresses explicites,
- une allocation statique des données globales,
- quelques <u>pseudo</u>-instructions, qui correspondent à des combinaisons simples d'instructions réelles.

#### **Assembleur MIPS**

- Ecriture de programmes en assembleur MIPS
- Utilisation du simulateur MARS (Pete Sanderson et Ken Vollmar à Missouri State University)

```
https://computerscience.missouristate.edu/
mars-mips-simulator.htm
```

- mode commande en ligne
- mode graphique pour le débogage et simulation pas à pas
- Usage: java -jar Mars4\_5.jar

# Registres

Dans l'assembleur MIPS, les 32 registres sont désignés par leur numéro, de \$0 jusqu'à \$31 ou par leur nom.

| n   | nom    | n    | nom  | n    | noi |
|-----|--------|------|------|------|-----|
| \$0 | \$zero | \$8  | \$t0 | \$16 | \$s |
| \$1 | \$at   | \$9  | \$t1 | \$17 | \$s |
| \$2 | \$v0   | \$10 | \$t2 | \$18 | \$s |
| \$3 | \$v1   | \$11 | \$t3 | \$19 | \$s |
| \$4 | \$a0   | \$12 | \$t4 | \$20 | \$s |
| \$5 | \$a1   | \$13 | \$t5 | \$21 | \$s |
| \$6 | \$a2   | \$14 | \$t6 | \$22 | \$s |
| \$7 | \$a3   | \$15 | \$t7 | \$23 | \$s |

| nom  | n    | nom  |
|------|------|------|
| \$s0 | \$24 | \$t8 |
| \$s1 | \$25 | \$t9 |
| \$s2 | \$26 | \$k0 |
| \$s3 | \$27 | \$k1 |
| \$s4 | \$28 | \$gp |
| \$s5 | \$29 | \$sp |
| \$s6 | \$30 | \$fp |
| \$s7 | \$31 | \$ra |

# Registres

- Les 24 registres \$v\*, \$a\* (à l'exception de at), \$t\* et \$s\* sont des registres ordinaires, on peut les utiliser librement pour des calculs
- Les 8 autres registres ont des rôles particuliers :
  - \$gp, \$sp, \$fp et \$ra contiennent des adresses utiles pour les appels de fonction
  - \$zero contient toujours la valeur 0 et ne peut pas être modifié,
  - les 3 registres \$at et \$k0 et \$k1 sont réservés respectivement pour l'assembleur et pour le système (il ne faut donc pas les utiliser).
- Il y a aussi des registres spécialisés :
  - \$pc le pointeur de code qui désigne l'instruction à exécuter
  - \$hi, \$10 pour la multiplication ou division d'entiers 32 bits

# Programme MIPS

- Une zone d'instructions, introduite par . text
- Une zone de données "statiques", introduite par .data
- Une instruction peut être précédée d'une étiquette etiq : qui permet de faire référence à l'adresse du code de cette instruction
- un commentaire dans le fichier assembleur commence par \# et se termine au retour à la ligne
- Une instruction commence par un mot clé appelé mnémonique, désignant l'opération à effectuer, qui est suivi d'un certain nombre de paramètres séparés par des virgules.
- Exemple d'instructions (mettre l'entier 42 dans le registre \$t0, puis transférer la valeur de \$t0 dans \$t1

```
li $t0, 42
move $t1, $t0
```

#### Pseudo-instructions

- Une pseudo-instruction assembleur peut être traduite en plusieurs instructions binaires
- li \$t0, n avec n un entier de 32 bits qui se décompose en n<sub>h</sub>n<sub>l</sub> se traduit en

move \$t0, \$t1 est transformé en addu \$t0, \$0, \$t1

# Arithmétique

Les opérations arithmétiques et logiques MIPS suivent le format « trois adresses » :

```
<mnemo> <dest>, <r1>, <r2>
```

- Opérations arithmétiques : add, sub, mul, div, rem (remainder : reste), ...
- Opérations logiques : and, or, xor (exclusive or), ...
- Comparaisons : seq (equal : égalité), sne (not equal : inégalité) slt (less than : <), sle (less or equal : ≤), sgt (greater than : >), sge (greater or equal : ≥), ...
- opérations unaires classiques avec un seul opérande : abs (valeur absolue), neg (opposé), not (négation logique).
- variantes pour les opérations non signées (addu, subu...)
- variantes pour une seconde opérande constante (addi, ...)
- Décalages et rotations : sll (shift left logical), sra (shift right arithmetic), srl (shift right logical), rol (rotation left), ror (rotation right), ... par défaut, le décalage est une valeur immédiate.

# Exemple

Séquence d'instructions pour évaluer la comparaison 3\*4 + 5 < 2\*9

|     |       |       |      | \$t0 | \$t1 | \$t2 | \$t3 | \$t4 | \$t5 | \$t6 | \$t7 | ¢ |
|-----|-------|-------|------|------|------|------|------|------|------|------|------|---|
| li  | \$t0, | 3     |      | 3    |      |      |      |      |      |      |      |   |
| li  | \$t1, | 4     |      | 3    | 4    |      |      |      |      |      |      |   |
| li  | \$t2, | 5     |      | 3    | 4    | 5    |      |      |      |      |      |   |
| li  | \$t3, | 2     |      | 3    | 4    | 5    | 2    |      |      |      |      |   |
| li  | \$t4, | 9     |      | 3    | 4    | 5    | 2    | 9    |      |      |      |   |
| mul | \$t5, | \$t0, | \$t1 | 3    | 4    | 5    | 2    | 9    | 12   |      |      |   |
| add | \$t6, | \$t5, | \$t2 | 3    | 4    | 5    | 2    | 9    | 12   | 17   |      |   |
| mul | \$t7, | \$t3, | \$t4 | 3    | 4    | 5    | 2    | 9    | 12   | 17   | 18   |   |
| slt | \$t8, | \$t6, | \$t7 | 3    | 4    | 5    | 2    | 9    | 12   | 17   | 18   |   |

# Exemple : version optimisée

|      |       |       |      | \$t0 | \$t1 |
|------|-------|-------|------|------|------|
| li   | \$t0, | 3     |      | 3    |      |
| li   | \$t1, | 4     |      | 3    | 4    |
| mul  | \$t0, | \$t0, | \$t1 | 12   | 4    |
| addi | \$t0, | \$t0, | 5    | 17   | 4    |
| li   | \$t1, | 9     |      | 17   | 9    |
| sll  | \$t1, | \$t1, | 1    | 17   | 18   |
| slt  | \$t0, | \$t0, | \$t1 | 1    | 18   |

# Données statiques

- Le programme peut réserver de l'espace pour des données globales
  - variables globales
  - chaînes de caractères
  - ..

En mémoire, les données ainsi déclarées sont placées dans une zone située après la zone réservée aux instructions du programme.

| .text | .data   |  |
|-------|---------|--|
| code  | données |  |

#### Format des données

#### La définition d'une donnée ou d'un groupe de données combine :

- la déclaration d'une étiquette symbolique, un nom qui désigne l'adresse où la donnée est stockée
- une ou plusieurs valeurs initiales.
- un mot-clé précise la nature des données fournies :
  - .word pour une valeur 32 bits (4 octets),
  - .byte pour une valeur d'un unique octet (8 bits),
  - asciiz pour une chaîne de caractères au format ASCII (un caractère par octet, la chaîne étant terminée par l'octet zéro (0x00).

# Format des données : exemples

• donnée désignée par le nom reponse et valant 42 :

```
reponse: .word 42
```

 Tableau comportant une suite d'entiers, l'adresse prems est celle de la première entrée

```
prems: .word 2 3 5 7 11 13 17 19
```

L'adresse réservée pour chaque donnée est calculée au moment de l'assemblage et remplacée en dur dans le programme.

## Accès à la mémoire

Le format standard des adresses mémoire en MIPS contient deux composantes :

- une adresse de base, donnée par la valeur d'un registre \$r,
- un décalage, donné par une constante d (16 bits, signée).

On note d(r) une telle adresse, dont la valeur est donc r + d. Transferts possibles :

- transférer une valeur depuis une adresse mémoire vers un registre (lecture, <u>load</u>)
- depuis un registre vers une adresse mémoire (écriture, store).
- Exemples

```
lw $t0, 8($a1)
sw $t0, 0($t1)
```

• Les mnémoniques lw et sw signifient respectivement <u>Load Word</u> et <u>Store</u> Word.

#### **Variantes**

- Des variantes existent pour lire ou écrire seulement un octet ou un demi-mot ou encore un double mot
- On peut omettre un décalage de 0

```
sw $t0, ($t1)
```

on peut utiliser une adresse désignée par une étiquette

```
lw $t0, prems
lw $t1, prems+4
lw $t2, prems+12
```

 une instruction la (<u>Load Address</u>) permet de récupérer ou calculer une adresse, sans lire son contenu.

```
la $t0, prems
```

### Pile

- Le mécanisme des données statiques n'est pas suffisant dans un programme ordinaire
- On a besoin de pouvoir stocker des données en mémoire
- La quantité d'espace nécessaire n'est pas forcément prévisible, on parle d'une allocation dynamique de la mémoire, réalisée à l'exécution
- Le programme doit néanmoins autant que possible libérer l'espace qui n'est plus utilisé
- La partie haute de la mémoire est organisée sous forme de pile :
  - Structure linéaire dont une extrémité est appelée le <u>fond</u> et l'autre le <u>sommet</u>
  - l'ajout et le retrait se font uniquement au sommet
  - le premier élément retiré est le dernier arrivé

| .text | .data   | SC | ommet            | fond |
|-------|---------|----|------------------|------|
| code  | données | ←  | ${ ightarrow}$ p | oile |

- le fond de la pile est calé sur l'adresse la plus haute,
- la pile croît en s'étendant vers les adresses inférieures.
- le sommet de la pile est l'adresse mémoire la plus basse utilisée par la pile : stockée dans le registre \$sp.

# Opérations sur la pile

Consulter la valeur au sommet de la pile (peek) :

$$lw $t0, 0(\$sp)$$

 Consulter des éléments plus profonds dans la pile : +4 octets par élément à sauter.

4ème élément : décalage de 12 octets.

Ajouter un élément au sommet de la pile (push)

addi 
$$\$sp$$
,  $\$sp$ ,  $-4$   $sw$   $\$t0$ ,  $0(\$sp)$ 

Retirer l'élément au sommet de la pile

 L'opération usuelle pop, consiste à récupérer l'élément au sommet tout en le retirant de la pile

#### Sauts et branchements

- les instructions, les données statiques ont toutes une adresse
- les adresses peuvent avoir des étiquettes
- les étiquettes servent de cible aux instructions de saut
- exemple : si les registres \$t0 et \$t1 ont même valeur, aller à l'instruction d'étiquette lab sinon continuer à l'instruction suivante.

variantes de comparaison

| =   | $\neq$ | <   | <b>\leq</b> | >   | ≥   |
|-----|--------|-----|-------------|-----|-----|
| beq | bne    | blt | ble         | bgt | bge |

- variante test à 0 : beqz, bnez, bltz, ...
- o possibilité d'un second paramètre immédiat
- une pseudo-instruction b lab provoque un branchement inconditionnel vers l'instruction d'étiquette lab.

# Exemple

Calcul de la factorielle de la valeur de \$a0 dans le registre \$v0.

#### Saut

- Branchement limité à des déplacements "locaux" (limité à un décalage de 2<sup>15</sup> octets)
- Les instructions de saut définissent la prochaine instruction de manière absolue
- version immédiate

```
j label
```

adresse calculée dans un registre

```
jr $t0
```

- utilisées pour un saut non local, comme un appel de fonction.
- instructions spécifiques qui sauvegardent une adresse de retour dans le registre \$ra, qui permet plus tard de revenir à l'exécution de la séquence en cours.

```
jal label
jalr $t0
```

# Appels système

- Certaines fonctionnalités dépendant du système d'exploitation
- L'assembleur fait appel aux bibliothèques système
- Fonctionnalités du simulateur MARS
  - instruction syscall,
  - le registre \$v0 contient le code du service
  - le registre \$a0 sert éventuellement de paramètre

| service           | code                                   | arg. | rés. |
|-------------------|----------------------------------------|------|------|
| affichage         | 1 (entier)<br>4 (chaîne)<br>11 (ascii) | \$a0 |      |
| lecture           | 5 (entier)                             |      | \$v0 |
| arrêt             | 10                                     |      |      |
| extension mémoire | 9                                      | \$a0 | \$v0 |

## Hello, world

```
.text
main: li $v0, 4
la $a0, hw
syscall
li $v0, 10
syscall
.data
hw: .asciiz "hello_world\n"
```

### Partie 1: Introduction

- Traduction en assembleur d'un langage impératif
  - Architecture cible
  - Langage assembleur MIPS
  - Traduction complète pour IMP

## Module auxiliaire MIPS

Représentation efficace des concaténations de chaînes de caractères.

# Abbréviations pour les registres

Pour faciliter la production de code MIPS sous cette représentation, on définit en plus de cela quelques constantes pour les registres utilisés

```
let t0 = "$t0"
let t1 = "$t1"
let a0 = "$a0"
let v0 = "$v0"
let sp = "$sp"
let ra = "$ra"
```

# Commandes pour la génération d'instructions

L'expression Caml add t0 t0 t1 produit un élément de type asm correspondant au code assembleur "\_\_add\_\$t0,\_\$t0,\_\$t1\n".

```
open Printf
let li r1 i = S(sprintf "....li.....%s,..%i"
                                                    r1 i)
                   = S(sprintf "___la___%,_%s"
let la r1 x
                                                    r1 x)
                   = S(sprintf "___move_%s,_%s"
let move r1 r2
                                                    r1 r2)
let add
         r1 r2 r3
                   = S(sprintf "__add__%,,_%,,_%s"
                                                    r1 r2
                                '___addi_%s , _%s , _%d"
let
    addi
         r1 r2 i
                   = S(sprintf
                                                    r1 r2
let mul
         r1 r2 r3
                   = S(sprintf
                                 ___mul___%s , _%s , _%s "
                                                    r1 r2
                   = S(sprintf
let slt r1 r2 r3
                                "__ slt__%, _%, _%s,
                                                    r1 r2
let and r1 r2 r3
                   = S(sprintf
                                "__and__%s, %s, %s"
                                                    r1 r2
let j l
let jal l
                   = S(sprintf
                                "___j___%s"
                                '__jal__%s"
                   = S(sprintf
                   = S(sprintf
                                '___jr____%s"
let ir r1
                                                    r1)
let beaz
         r1 | = S(sprintf "__beqz_%s,_%s"
                                                    r1 |
                   = S(sprintf
let
    bnez
         r1 |
                                " bnez %s, %s"
                                                    r1 |
let
    bltz
                   = S(sprintf "...bltz.%s,..%s"
```

## Commandes de lecture/écriture

Dans l'ordre : le registre sur lequel on agit, le décalage, et le registre donnant l'adresse de base.

On écrit donc lw t0 4 t1 pour générer l'instruction lw \$t0, 4(\$t1)

# Données statiques

## Exemple

```
# built-in atoi
atoi:
 li $v0, 0
 li $t1, 10
atoi loop:
 lbu $t0, 0($a0)
 begz $t0, atoi_end
 addi $t0, $t0, -48
 bltz $t0, atoi_error
 bge $t0, $t1 atoi error
 mul $v0, $v0, $t1
 add $v0, $v0, $t0
 addi $a0, $a0, 1
 j atoi_loop
atoi error:
 li $v0, 10
 svscall
atoi end:
 jr $ra
```

```
let built ins =
 comment "built-in atoi"
 @@ label "atoi"
 @@ li v0 0
 @@ li t1 10
 @@ label "atoi loop"
 @@ 1bu t0 0(a0)
 00 begz t0 "atoi end"
 @@ addi t0 t0 (-48)
 00 bltz t0 "atoi error"
 00 bge t0 t1 "atoi error"
 00 mul v0 v0 t1
 00 add v0 v0 t0
 00 addi a0 a0 1
 @@ j "atoi_loop"
 00 label "atoi error"
 @@ 1i v0 10
 @@ syscall
 @@ label "atoi end"
 @@ ir ra
```

## Pile

```
let push r =
   addi sp sp (-4) @@ sw r 0(sp)
let pop r =
   lw r 0(sp) @@ addi sp sp 4
```

## Génération de l'assembleur

```
let rec print asm fmt a =
 match a with
   Nop -> ()
   Ss -> fprintf fmt "%s\n" s
   C (a1, a2) ->
    let () = print asm fmt a1 in
    print asm fmt a2
let print program fmt p =
  fprintf fmt ".text\n";
 print asm fmt p.text;
 fprintf fmt ".data\n";
 print asm fmt p.data
```

### Traduction de IMP vers MIPS

- Choisir une stratégie d'évaluation
- On commence par un modèle de calcul des expressions à l'aide d'une pile
  - la fonction tr\_expr, appliquée à une expression e, produit un code assembleur qui calcule la valeur de e et place le résultat dans le registre \$t0,
  - toutes les valeurs intermédiaires sont enregistrées sur la pile.

## Traduction des expressions

```
let rec tr_expr = function
   Cst n -> li t0 n
  Var x -> la t0 x @@ lw t0 0(t0)
  Bop(bop, e1, e2) \rightarrow let op = match bop with
                           | Add -> add
                           | Mul -> mul
                           | Lt -> slt
                           | And -> and
                         in
                         tr expr e1
                        @ push t0
                        @@ tr expr e2
                        @ pop t1
                        @@ op t0 t1 t0
```

## Traduction des instructions élémentaires

#### Traduction d'une instruction

### Traduction des boucles

Fonction auxiliaire new\_label qui crée de nouvelles étiquettes.

```
let new_label =
  let cpt = ref (-1) in
  fun s -> incr cpt; Printf.sprintf "__%s_%d" s !cpt
```

#### Traduction des boucles :

- Une étiquette pour chaque cible de saut
  - un saut conditionnel (beqz) pour sortir de la boucle si le test est négatif, en ciblant une étiquette end\_label placée après le corps la boucle,
  - un saut inconditionnel (j) pour revenir au test (étiquette loop\_label après chaque exécution du corps de la boucle.

### Traduction des boucles : code

### Traduction des tests

- Une étiquette pour la branche else,
- un saut inconditionnel à la fin de la branche then vers une étiquette end\_label pour ne pas passer par la branche else.

## Traduction d'une suite d'instructions

```
and tr_seq = function
   | []     -> nop
   | [i]     -> tr_instr i
   | i::s     -> tr_instr i @@ tr_seq s
```

# Identification des données statiques

```
module VSet = Set.Make(String)
let rec vars_expr = function
   Cst -> VSet.empty
   Var x -> VSet.singleton x
  | Bop( , e1, e2) ->
     VSet.union (vars expr e1) (vars expr e2)
let rec vars instr = function
  | Print e -> vars expr e
  \mid Set(x, e) \rightarrow
   VSet.add x (vars expr e)
  | While(e, s) ->
    VSet.union (vars expr e) (vars seg s)
  | If(e, s1, s2) ->
     VSet.union (vars expr e)
                (VSet.union (vars_seq s1) (vars_seq s2))
and vars_seq = function
  | [] -> VSet.empty
  | i::s -> VSet.union (vars_instr i) (vars_seq s)
```

## Traduction du programme

- traduction des instructions:
- allocation de ses variables globales (initialisées à 0).

```
let tr_prog p =
  let text = tr_seq p in
  let vars = vars_seq p in
  let data = VSet.fold
    (fun id code -> label id @@ dword [0] @@ code)
    vars nop
  in
  { text; data }
```

# Synthèse

#### A retenir

- Les principes généraux d'un code binaire MIPS
  - modèle de calcul (opérations sur les registres, transferts mémoire)
  - modèle de codage des instructions
- Les éléments de base de l'assembleur MIPS.
  - organisation de la mémoire (registres, programme, données, pile)
  - instructions élémentaires (arithmétique, comparaison, sauts)
  - utilisation des registres et de la pile pour calculer des expressions
  - schéma de compilation d'une conditionelle et d'une boucle

#### Savoir faire

- Lire et écrire un programme simple en assembleur MIPS
- Ecrire les bases d'un compilateur en utilisant l'interface Caml MIPS